{"id":13705,"date":"2025-11-14T05:17:27","date_gmt":"2025-11-14T05:17:27","guid":{"rendered":"https:\/\/summitinterconnect.ca\/perspectives-technologiques\/"},"modified":"2026-01-05T14:12:25","modified_gmt":"2026-01-05T14:12:25","slug":"technology","status":"publish","type":"page","link":"https:\/\/summitinterconnect.ca\/fr\/technology\/","title":{"rendered":"Informations sur la technologie"},"content":{"rendered":"\n<section class=\"hero-corner-fold hcf space-313-239\">\n    <div class=\"mask-wrapper\">\n        <svg class=\"mask\" aria-hidden=\"true\" width=\"1\" height=\"1\" viewBox=\"0 0 1 1\" fill=\"none\" xmlns=\"http:\/\/www.w3.org\/2000\/svg\">\n    <defs>\n        <clipPath id=\"hcf-svg-mask\" clipPathUnits=\"objectBoundingBox\">\n            <path d=\"M0 0H1V0.534883L0.8 0.980562C0.79575 0.993118 0.787646 1 0.779271 1H0.5H0L0 0Z\" fill=\"#ffffff\"\/>\n        <\/clipPath>\n    <\/defs>\n<\/svg>\n\n        <svg class=\"mask\" aria-hidden=\"true\" width=\"1\" height=\"1\" viewBox=\"0 0 1 1\" xmlns=\"http:\/\/www.w3.org\/2000\/svg\">\n    <defs>\n        <clipPath id=\"hcf-svg-mask-mobile\" clipPathUnits=\"objectBoundingBox\">\n            <path d=\"M0 0H1V0.824166L0.759203 0.971866C0.7297 0.989964 0.690628 1 0.652095 1H0.5H0L0 0Z\" fill=\"black\"\/>\n        <\/clipPath>\n    <\/defs>\n<\/svg>\n        <div class=\"hcf__background-container\" aria-hidden=\"true\">\n            <div class=\"hcf__background\">\n                <div class=\"hcf__decor-lines\">\n                    <span class=\"hcf__line-decor\"><\/span>\n                    <span class=\"hcf__line-decor\"><\/span>\n                    <span class=\"hcf__line-decor\"><\/span>\n                    <span class=\"hcf__line-decor\"><\/span>\n                    <span class=\"hcf__line-decor\"><\/span>\n                    <span class=\"hcf__line-decor\"><\/span>\n                    <span class=\"hcf__line-decor\"><\/span>\n                <\/div>\n            <\/div>\n            <div class=\"container\">\n                <div class=\"hcf__content-wrapper\">\n                    <div class=\"hcf__headline\">\n                                                    <h1 class=\"hcf__title main-title\">\n                                Informations sur la technologie                            <\/h1>\n                                                                            <div class=\"hcf__description\">\n                                <p>Nos \u00e9quipes fabriquent des PCB depuis plus de 30 ans. Vous trouverez ci-dessous quelques conseils de bonnes pratiques et des ressources de conception pour vous aider dans le processus de conception. <\/p>\n                            <\/div>\n                                            <\/div>\n                                                <a href=\"https:\/\/summitinterconnect.ca\/fr\/data_upload\/\" target=\"\"\n       class=\"btn --big --dark\"\n            >\n        <span class=\"btn__icon btn__icon--left\"><\/span>\n        <span class=\"btn__text\">Demande de devis<\/span>\n        <span class=\"btn__icon btn__icon--right\"><\/span>\n    <\/a>\n                                    <\/div>\n            <\/div>\n        <\/div>\n    <\/div>\n<\/section>\n<script>\n    const section = document.querySelector('.hcf');\n    const header = section.querySelector('.hcf__title');\n    const description = section.querySelector('.hcf__description');\n    const button = section.querySelector('.btn');\n    const decorElements = section.querySelectorAll('.hcf__line-decor');\n\n    section.style.overflow = 'hidden';\n\n    gsap.set(section, {backgroundColor: '#000'});\n\n    const elements = [header, description, button];\n    elements.forEach(el => {\n        if (!el) return;\n        gsap.set(el, {opacity: 0, y: 20});\n    });\n\n    decorElements && decorElements.forEach(item => gsap.set(item, {opacity: 0, y: 25, x: 50}));\n<\/script>\n\n\n<section class=\"table-of-content-section \" style=\"opacity: 0\">\n    <div class=\"table-of-content-section__big-container container\">\n        <div class=\"table-of-content-section__container\">\n            <div class=\"table-of-content-section__body\" data-fade-up>\n                <div class=\"table-of-content-section__anchor-list-wrapper\">\n                    <div class=\"table-of-content-section__anchor-list-sticky-box\">\n                        <button class=\"table-of-content-section__open-list\" role=\"button\" aria-expanded=\"false\">\n              <span class=\"table-of-content-section__anchor-title\">\n                Table des mati\u00e8res              <\/span>\n                            <span aria-hidden=\"true\" class=\"table-of-content-section__open-list-decor\">\n                <img decoding=\"async\" src=\"https:\/\/summitinterconnect.ca\/wp-content\/themes\/summit\/assets\/images\/svg\/arrow-blue.svg\" alt=\"arrow-blue\">\n              <\/span>\n                        <\/button>\n\n                        <div class=\"table-of-content-section__anchor-list-box\">\n                            <ol class=\"table-of-content-section__anchor-list\"><\/ol>\n                        <\/div>\n                    <\/div>\n                <\/div>\n                <div class=\"table-of-content-section__content js-toc-scope\">\n                                        \n\n<h2 class=\"wp-block-heading has-36-30-font-size\" id=\"h-backdrilling\">Contre-per\u00e7age<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Moyens rentables d'am\u00e9liorer l'int\u00e9grit\u00e9 du signal  <\/p>\n\n\n\n<p>Le per\u00e7age est une m\u00e9thode \u00e9conomique permettant d'am\u00e9liorer l'int\u00e9grit\u00e9 du signal sans ajouter de structures de sous-lamination suppl\u00e9mentaires co\u00fbteuses. Ce proc\u00e9d\u00e9 permet de supprimer la partie inutile d'un cylindre de via qui peut provoquer des r\u00e9flexions de signal \u00e0 des d\u00e9bits de donn\u00e9es \u00e9lev\u00e9s ou sur des conceptions RF \u00e0 haute fr\u00e9quence. <\/p>\n\n\n\n<div class=\"wp-block-columns is-layout-flex wp-container-core-columns-is-layout-9d6595d7 wp-block-columns-is-layout-flex\">\n<div class=\"wp-block-column is-layout-flow wp-block-column-is-layout-flow\">\n<p class=\"has-blue-color has-text-color has-link-color wp-elements-f18ecd42739ee63b7d2cf9b6add84178\">Avantages:<\/p>\n\n\n\n<ul style=\"margin-top:0;margin-bottom:0\" class=\"wp-block-list\">\n<li>R\u00e9duit la gigue d\u00e9terministe de plusieurs ordres de grandeur, ce qui entra\u00eene un taux d'erreur binaire inf\u00e9rieur.<\/li>\n\n\n\n<li>R\u00e9duit l\u2019att\u00e9nuation du signal gr\u00e2ce \u00e0 une meilleure adaptation d\u2019imp\u00e9dance.<\/li>\n\n\n\n<li>R\u00e9duit le rayonnement EMI\/EMC de l'extr\u00e9mit\u00e9 du stub et augmente la bande passante du canal.<\/li>\n\n\n\n<li>R\u00e9duit l'excitation des modes de r\u00e9sonance et la diaphonie via-via.<\/li>\n\n\n\n<li>R\u00e9duit les structures de stratification suppl\u00e9mentaires.<\/li>\n\n\n\n<li>Minimise l'impact sur la conception et la mise en page avec des co\u00fbts de fabrication inf\u00e9rieurs \u00e0 ceux du laminage s\u00e9quentiel.<\/li>\n\n\n\n<li>Am\u00e9liore les performances RF micro-ondes.<\/li>\n<\/ul>\n<\/div>\n\n\n\n<div class=\"wp-block-column is-layout-flow wp-block-column-is-layout-flow\">\n<p class=\"has-blue-color has-text-color has-link-color wp-elements-5985545d519b02e8b4b2d89422ea61ce\">Consid\u00e9rations de conception&nbsp;:<\/p>\n\n\n\n<ul style=\"margin-top:0;margin-bottom:0\" class=\"wp-block-list\">\n<li>R\u00e9duit la gigue d\u00e9terministe de plusieurs ordres de grandeur, ce qui entra\u00eene un taux d'erreur binaire inf\u00e9rieur.<\/li>\n\n\n\n<li>R\u00e9duit l\u2019att\u00e9nuation du signal gr\u00e2ce \u00e0 une meilleure adaptation d\u2019imp\u00e9dance.<\/li>\n\n\n\n<li>R\u00e9duit le rayonnement EMI\/EMC de l'extr\u00e9mit\u00e9 du stub et augmente la bande passante du canal.<\/li>\n\n\n\n<li>R\u00e9duit l'excitation des modes de r\u00e9sonance et la diaphonie via-via.<\/li>\n\n\n\n<li>R\u00e9duit les structures de stratification suppl\u00e9mentaires.<\/li>\n\n\n\n<li>Minimise l'impact sur la conception et la mise en page avec des co\u00fbts de fabrication inf\u00e9rieurs \u00e0 ceux du laminage s\u00e9quentiel.<\/li>\n\n\n\n<li>Am\u00e9liore les performances RF micro-ondes.<\/li>\n<\/ul>\n<\/div>\n<\/div>\n\n\n\n<h2 class=\"wp-block-heading has-36-30-font-size\" id=\"h-controlled-impedance-simulation\">Simulation d'imp\u00e9dance contr\u00f4l\u00e9e<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Pour augmenter les exigences de mod\u00e9lisation d'imp\u00e9dance<\/p>\n\n\n\n<p>Avec l'augmentation des vitesses des circuits modernes, la demande de circuits imprim\u00e9s \u00e0 imp\u00e9dance contr\u00f4l\u00e9e de haute qualit\u00e9 continue de cro\u00eetre. Les circuits imprim\u00e9s \u00e0 grande vitesse n\u00e9cessitent des traces d'imp\u00e9dance contr\u00f4l\u00e9e pr\u00e9cises pour fonctionner de mani\u00e8re fiable. <\/p>\n\n\n\n<p>Summit Interconnect peut vous aider \u00e0 v\u00e9rifier votre conception d'imp\u00e9dance avant qu'elle ne soit envoy\u00e9e en fabrication.<\/p>\n\n\n\n<p>Notre simulateur d'imp\u00e9dance g\u00e8re les types courants d'exigences d'imp\u00e9dance caract\u00e9ristique, notamment :<\/p>\n\n\n\n<ul style=\"margin-bottom:var(--wp--preset--spacing--24-24)\" class=\"wp-block-list\">\n<li>Structure PCB \u00e0 imp\u00e9dance diff\u00e9rentielle<\/li>\n\n\n\n<li>Mod\u00e9lisation d'imp\u00e9dance \u00e0 une extr\u00e9mit\u00e9<\/li>\n\n\n\n<li>Constructions microruban et stripline<\/li>\n\n\n\n<li>Guides d'ondes coplanaires et guides d'ondes coplanaires avec mise \u00e0 la terre<\/li>\n\n\n\n<li>Solveurs de champs 3D (m\u00e9thode des \u00e9l\u00e9ments de fronti\u00e8re ou BEM)<\/li>\n\n\n\n<li>\u00c9paisseur du masque de soudure entre et \u00e0 c\u00f4t\u00e9 des traces<\/li>\n<\/ul>\n\n\n\n<p>Utilis\u00e9 en conjonction avec notre logiciel de mod\u00e9lisation PCB Stack-Up, apr\u00e8s avoir d\u00e9fini une tol\u00e9rance d'imp\u00e9dance, le syst\u00e8me g\u00e9n\u00e8re automatiquement les largeurs de ligne et l'empilement associ\u00e9s.<\/p>\n\n\n\n<h2 class=\"wp-block-heading has-36-30-font-size\" id=\"h-copper-balancing\">\u00c9quilibrage du cuivre<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Cr\u00e9er une distribution uniforme<\/p>\n\n\n\n<p>Un circuit imprim\u00e9 doit \u00eatre con\u00e7u avec un cuivre \u00e9quilibr\u00e9 \u00e0 l'esprit. L'\u00e9quilibrage du cuivre est n\u00e9cessaire pour obtenir une plan\u00e9it\u00e9 constante du circuit imprim\u00e9 fini. Il am\u00e9liore \u00e9galement les rendements de fabrication en fournissant une distribution \u00e9quilibr\u00e9e du placage de cuivre sur chaque couche du PCB. Le placage \u00e9quilibr\u00e9 am\u00e9liore la coh\u00e9rence de l'\u00e9paisseur du placage de cuivre traversant et aide \u00e0 soutenir la cr\u00e9ation d'une \u00e9paisseur uniforme de conducteur et de plage sur les couches plaqu\u00e9es. Sur les couches internes, l'\u00e9quilibrage du cuivre aide \u00e0 maintenir l'\u00e9paisseur di\u00e9lectrique. L'uniformit\u00e9 des couches internes cr\u00e9e une \u00e9paisseur globale constante sur l'ensemble du PCB. Il r\u00e9duit les zones de basse pression du PCB qui, si elles ne sont pas corrig\u00e9es, peuvent entra\u00eener des probl\u00e8mes de traitement et n\u00e9cessiter une refonte.      <\/p>\n\n\n\n<h2 class=\"wp-block-heading has-36-30-font-size\" id=\"h-copper-thickness-and-resistance\">\u00c9paisseur et r\u00e9sistance du cuivre<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">R\u00e9duisez l'\u00e9paisseur du cuivre pour de meilleurs rendements<\/p>\n\n\n\n<p>Les exigences d'\u00e9paisseur de cuivre de la couche ext\u00e9rieure doivent \u00eatre revues car la largeur et l'espacement des traces diminuent en dessous de 0,005\". Le cuivre de d\u00e9part de la couche ext\u00e9rieure d\u00e9terminera l'espace autoris\u00e9 sur une conception. Plus le cuivre de base est fin, plus l'espace possible est fin. Le concepteur doit tenir compte du cuivre de d\u00e9part et des exigences de placage de cuivre des trous pour d\u00e9terminer le cuivre total de la couche ext\u00e9rieure sur un PCB fini. Les r\u00e8gles IPC pour le cuivre total minimum d'une couche ext\u00e9rieure plaqu\u00e9e sont le minimum de cuivre de d\u00e9part plus le cuivre minimum dans la paroi du trou plaqu\u00e9. Par exemple, si la couche ext\u00e9rieure commence avec \u00bd once (l'\u00e9paisseur minimale apr\u00e8s traitement est de 0,000512\") et que l'exigence dans le trou est de 0,001\", le cuivre total minimum de la couche ext\u00e9rieure doit \u00eatre de 0,001512\" ou plus. (Ces informations se trouvent dans l'IPC-6012) Le concepteur doit essayer d'utiliser une r\u00e9f\u00e9rence de cuivre pour r\u00e9pondre aux exigences \u00e9lectriques et tenir compte de la fabricabilit\u00e9 du PCB.       <\/p>\n\n\n\n<p style=\"margin-bottom:var(--wp--preset--spacing--48-48)\">Si vous souhaitez contr\u00f4ler le cuivre de d\u00e9part, indiquez simplement sur la fabrication l'\u00e9paisseur du cuivre de d\u00e9part. Si le cuivre est indiqu\u00e9 comme \u00e9paisseur de cuivre fini, Summit s\u00e9lectionnera le cuivre de d\u00e9part le plus appropri\u00e9 pour obtenir les meilleurs rendements pour votre conception. <\/p>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"margin-bottom:var(--wp--preset--spacing--24-24);font-style:normal;font-weight:600\">Le poids du cuivre est sp\u00e9cifi\u00e9 en onces par pied carr\u00e9 (extrait de la norme IPC 1401)<\/p>\n\n\n\n<figure style=\"margin-top:0\" class=\"wp-block-table\"><table><thead><tr><th class=\"has-text-align-left\" data-align=\"left\">D\u00e9signation de la Feuille<\/th><th class=\"has-text-align-left\" data-align=\"left\">Terminologie Courante de l'Industrie<\/th><th class=\"has-text-align-left\" data-align=\"left\">\u00c9paisseur Nominale<\/th><\/tr><\/thead><tbody><tr><td class=\"has-text-align-left\" data-align=\"left\">Q<\/td><td class=\"has-text-align-left\" data-align=\"left\">9 \u00b5m<\/td><td class=\"has-text-align-left\" data-align=\"left\">3\/4 oz<\/td><\/tr><tr><td class=\"has-text-align-left\" data-align=\"left\">T<\/td><td class=\"has-text-align-left\" data-align=\"left\">12 \u00b5m<\/td><td class=\"has-text-align-left\" data-align=\"left\">0.5 mil<\/td><\/tr><tr><td class=\"has-text-align-left\" data-align=\"left\">H<\/td><td class=\"has-text-align-left\" data-align=\"left\">3\/4 oz<\/td><td class=\"has-text-align-left\" data-align=\"left\">0.70 mil<\/td><\/tr><\/tbody><\/table><figcaption class=\"wp-element-caption\">*La sp\u00e9cification du cuivre de 1\/4, 3\/8 et 1\/2 once doit \u00eatre prise en consid\u00e9ration pour une meilleure fabricabilit\u00e9. La trace de cuivre finie de la couche externe sera plus \u00e9paisse que le cuivre de d\u00e9part car elle inclut le cuivre \u00e9lectroplaqu\u00e9 qui est d\u00e9pos\u00e9 dans les trous et sur la surface. Pendant le processus de gravure, seule l'\u00e9paisseur de cuivre de d\u00e9part est grav\u00e9e, pas le cuivre de surface plaqu\u00e9. L'\u00e9paisseur totale du cuivre pour les couches plaqu\u00e9es est d\u00e9termin\u00e9e par le cuivre de d\u00e9part et le placage de cuivre requis dans les trous plaqu\u00e9s. L'\u00e9paisseur totale du cuivre peut \u00eatre d\u00e9termin\u00e9e en consultant le tableau 3-14 de la norme IPC-6012.    <br><br>Calcul de la r\u00e9sistance du cuivre en fonction de l'\u00e9paisseur et de la longueur :<br>Resistance = (0.679\u00d710-6 ohm\/inch)\u2028(width x thickness inches x length)<br><br>Dans la technologie \u00e0 lignes fines (fine line technology), en utilisant du cuivre de 0,5 oz, avec une trace de 5 mils et une longueur de 5 pouces, la r\u00e9sistivit\u00e9 sera de :((.679x 10-6)\/(5x 0.7 x10-6)) x 5 = 0.97 \u03a9 <br><br><\/figcaption><\/figure>\n\n\n\n<h2 class=\"wp-block-heading has-36-30-font-size\" id=\"h-hdi-structures\">Structures de l'IDH<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Utilisation de vias borgnes, enterr\u00e9s et empil\u00e9s sur des conceptions complexes<\/p>\n\n\n\n<p>L'int\u00e9gration de structures d'interconnexion haute densit\u00e9 (HDI) est couramment utilis\u00e9e dans les conceptions avanc\u00e9es pour surmonter les probl\u00e8mes d'espace r\u00e9sultant de composants \u00e0 E\/S \u00e9lev\u00e9es et \u00e0 pas fin. Pour atteindre la densit\u00e9 requise dans les conceptions HDI, la largeur de ligne, l'espacement, les diam\u00e8tres de trou et les tailles de pastilles doivent tous diminuer. La r\u00e9duction de l'\u00e9paisseur de la feuille de cuivre sur les couches internes, la r\u00e9duction de l'espacement di\u00e9lectrique pour maintenir des rapports d'aspect de per\u00e7age faibles, l'int\u00e9gration de vias dans les pastilles et la sp\u00e9cification de l'enveloppe de cuivre correcte sont tous des facteurs critiques pour une conception r\u00e9ussie. Cependant, pour les structures les plus fiables, le respect des directives de conception suivantes donnera les meilleurs r\u00e9sultats.   <\/p>\n\n\n\n<ul style=\"margin-bottom:var(--wp--preset--spacing--24-24);margin-left:0\" class=\"wp-block-list\">\n<li>Limitez l'empilement des micro-vias \u00e0 2 piles. Si plus de 2 couches empil\u00e9es sont n\u00e9cessaires, d\u00e9calez les couches de vias.<\/li>\n\n\n\n<li>Ne jamais empiler des microvias sur des vias enterr\u00e9s<\/li>\n\n\n\n<li>Maintenir un diam\u00e8tre de microvia de 6 mil, avec un tampon de capture de 12 mil<\/li>\n\n\n\n<li>Maintenez un rapport hauteur\/largeur de 0,75:1 ou moins pour les microvias<\/li>\n\n\n\n<li>Sp\u00e9cifiez une enveloppe de cuivre de 0,0002 po dans la feuille de d\u00e9part<\/li>\n\n\n\n<li>Microvias de remplissage en cuivre<\/li>\n\n\n\n<li>Concevez un coupon D qui repr\u00e9sente toutes les structures via dont la fiabilit\u00e9 peut \u00eatre test\u00e9e \u00e0 l'aide des tests OM<\/li>\n<\/ul>\n\n\n\n<p>La m\u00e9thode pr\u00e9f\u00e9r\u00e9e de Summit pour tester la fiabilit\u00e9 du HDI est le test OM.<\/p>\n\n\n\n<h2 class=\"wp-block-heading has-36-30-font-size\" id=\"h-panelization\">Pan\u00e9lisation<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Pan\u00e9lisation<\/p>\n\n\n\n<p>Il s\u2019agit d\u2019un facteur essentiel pour d\u00e9terminer le co\u00fbt d\u2019un circuit imprim\u00e9. L\u2019objectif est de maximiser la plus grande quantit\u00e9 de pi\u00e8ces sur un panneau de production en utilisant des tailles de panneau standard de l\u2019industrie de 12\u201dx18\u201d, 16\u201dx18\u201d, 18\u201dx24\u201d et 21\u201dx24\u201d. Les PCB seront plac\u00e9s sur le panneau individuellement ou dans un sous-panneau, appel\u00e9 matrice. Une matrice est g\u00e9n\u00e9ralement utilis\u00e9e si un assemblage pick and place en volume est n\u00e9cessaire. Une r\u00e9flexion approfondie doit \u00eatre men\u00e9e lors de la conception de la matrice pour garantir que la surface du panneau est maximis\u00e9e. Une matrice mal con\u00e7ue peut avoir un impact significatif sur le co\u00fbt final du PCB.     <\/p>\n\n\n\n<p>La taille du panneau doit \u00e9galement inclure tous les \u00ab coupons \u00bb de validation n\u00e9cessaires. Les coupons seront cr\u00e9\u00e9s selon les sp\u00e9cifications du client et de l\u2019industrie et seront plac\u00e9s dans la zone de bordure du panneau. Selon le nombre et le type de coupons requis, les bordures peuvent varier de 0,5 po \u00e0 2 po ou plus pour accueillir les coupons. Plus le nombre de coupons requis est \u00e9lev\u00e9, moins il y a d\u2019espace sur le panneau pour les circuits imprim\u00e9s. Sur demande, Summit fournira une mise en page du panneau de production pour que vous puissiez l\u2019examiner avant la fabrication. Une liste de coupons standard de l\u2019industrie est disponible ci-dessous.     <\/p>\n\n\n\n<figure class=\"wp-block-table\"><table><thead><tr><th>Coupon<\/th><th>Objectif<\/th><\/tr><\/thead><tbody><tr><td>A\/B<\/td><td>\u00c9valuation des trous\/vias plaqu\u00e9s, taille, espacement, enregistrement (alignement), stress thermique.<\/td><\/tr><tr><td>Conformit\u00e9<\/td><td>Simulation de retouche, force de liaison (bond strength), force de pelage (peel strength), tension de tenue di\u00e9lectrique (dielectric withstanding voltage), r\u00e9sistance \u00e0 l'humidit\u00e9\/\u00e0 l'isolation.<\/td><\/tr><tr><td>Imp\u00e9dance<\/td><td>Validation de l'imp\u00e9dance<\/td><\/tr><tr><td>D<\/td><td>Tests de Fiabilit\u00e9 avec les M\u00e9thodes de Test OM \u2013 M\u00e9thodes de Test IPC-TM-650 2.6.27<\/td><\/tr><tr><td>IST<\/td><td>Tests de Fiabilit\u00e9 avec les M\u00e9thodes de Test IST \u2013 M\u00e9thodes de Test IPC-TM-650 2.6.26<\/td><\/tr><tr><td>G<\/td><td>Valide l'adh\u00e9rence du masque de soudure<\/td><\/tr><\/tbody><\/table><\/figure>\n\n\n\n<p><\/p>\n\n\n\n<h2 class=\"wp-block-heading\" id=\"h-production-tooling\">Outillage de production<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">V\u00e9rifier et rev\u00e9rifier toutes les cases<\/p>\n\n\n\n<p>Une fois votre commande pass\u00e9e chez Summit, notre \u00e9quipe de pr\u00e9-production v\u00e9rifiera l'int\u00e9grit\u00e9 \u00e9lectrique de votre conception en comparant la liste de r\u00e9seaux CAO fournie aux donn\u00e9es de conception. Ce processus ne prend que quelques minutes, mais validera les donn\u00e9es de conception et confirmera si tous les r\u00e9seaux sont connect\u00e9s et s'il n'y a pas de r\u00e9seaux cass\u00e9s ou de courts-circuits involontaires. Voici les pannes typiques que nous constatons :  <\/p>\n\n\n\n<ul class=\"wp-block-list\">\n<li>Thermiques isol\u00e9es<\/li>\n\n\n\n<li>Connexions non rout\u00e9es<\/li>\n\n\n\n<li>Erreurs de plans s\u00e9par\u00e9s<\/li>\n\n\n\n<li>Courts-circuits involontaires<\/li>\n<\/ul>\n\n\n\n<h2 class=\"wp-block-heading\" id=\"h-shielding\"><strong>Blindage<\/strong><\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Limitation des interf\u00e9rences EMI\/RFI<\/p>\n\n\n\n<p>Si votre application n\u00e9cessite des limites en termes d'interf\u00e9rences \u00e9lectromagn\u00e9tiques (EMI) ou de radiofr\u00e9quences (RFI) ou de circuits basse tension, le circuit imprim\u00e9 doit \u00eatre con\u00e7u avec un blindage. Les blindages sont des zones m\u00e9talliques autour d'un conducteur ou d'un groupe de conducteurs qui limitent les interf\u00e9rences. <\/p>\n\n\n\n<div class=\"wp-block-columns is-layout-flex wp-container-core-columns-is-layout-9d6595d7 wp-block-columns-is-layout-flex\">\n<div class=\"wp-block-column is-layout-flow wp-block-column-is-layout-flow\">\n<p class=\"has-blue-color has-text-color has-link-color wp-elements-f86c1c93ef320417e79fe901bf7a131c\">Constructions de blindage<\/p>\n\n\n\n<ul style=\"margin-top:var(--wp--preset--spacing--20-20);margin-bottom:var(--wp--preset--spacing--20-20)\" class=\"wp-block-list\">\n<li>Blindage en cuivre massif<\/li>\n\n\n\n<li>Blindage en cuivre hachur\u00e9<\/li>\n\n\n\n<li>Blindage en argent conducteur solide<\/li>\n\n\n\n<li>Blindage conducteur en argent quadrill\u00e9<\/li>\n<\/ul>\n\n\n\n<p>Le blindage crois\u00e9 en argent conducteur n'est pas recommand\u00e9 pour les applications flexibles en raison de sa caract\u00e9ristique fragile.<\/p>\n<\/div>\n\n\n\n<div class=\"wp-block-column is-layout-flow wp-block-column-is-layout-flow\">\n<p class=\"has-blue-color has-text-color has-link-color wp-elements-5985545d519b02e8b4b2d89422ea61ce\">Consid\u00e9rations de conception&nbsp;:<\/p>\n\n\n\n<ul class=\"wp-block-list\">\n<li>Le blindage peut \u00eatre appliqu\u00e9 des deux c\u00f4t\u00e9s d'un circuit ou sur des conducteurs s\u00e9lectifs<\/li>\n\n\n\n<li>Les blindages en cuivre massif augmentent la rigidit\u00e9 du circuit et doivent \u00eatre inclus dans le rapport \u00e9paisseur\/rayon de courbure pour les circuits imprim\u00e9s flexibles<\/li>\n\n\n\n<li>Le blindage en cuivre \u00e0 hachures crois\u00e9es est g\u00e9n\u00e9ralement le meilleur choix pour les applications flexibles<\/li>\n<\/ul>\n<\/div>\n<\/div>\n\n\n\n<h2 class=\"wp-block-heading\" id=\"h-stack-up-amp-impedance-modeling\">Empilement et mod\u00e9lisation d'imp\u00e9dance<\/h2>\n\n\n\n<p>Un empilement pr\u00e9liminaire peut avoir \u00e9t\u00e9 cr\u00e9\u00e9 pour vous pendant la phase de devis, mais il doit \u00eatre valid\u00e9 par rapport aux donn\u00e9es de production finales. Nos ing\u00e9nieurs utiliseront notre g\u00e9n\u00e9rateur d'empilement automatis\u00e9 pour cr\u00e9er rapidement un empilement graphique qui montre clairement les types de mat\u00e9riaux, les \u00e9paisseurs di\u00e9lectriques, l'\u00e9paisseur globale, le poids du cuivre et l'imp\u00e9dance. Le g\u00e9n\u00e9rateur d'empilement acc\u00e9dera \u00e0 notre vaste biblioth\u00e8que de mat\u00e9riaux rigides, flexibles et pr\u00e9impr\u00e9gn\u00e9s pour cr\u00e9er un empilement qui r\u00e9pondra \u00e0 vos sp\u00e9cifications. Des empilements alternatifs peuvent \u00eatre rapidement g\u00e9n\u00e9r\u00e9s si vous cherchez \u00e0 comparer les co\u00fbts, les performances ou \u00e0 jongler avec les d\u00e9lais de livraison des mat\u00e9riaux. Pour vous aider, nous avons programm\u00e9 des contraintes bas\u00e9es sur les co\u00fbts pour vous aider \u00e0 d\u00e9terminer les options les plus \u00e9conomiques qui r\u00e9pondent \u00e0 vos exigences d'impression. Summit s'engage \u00e0 utiliser la derni\u00e8re technologie en mati\u00e8re de syst\u00e8mes d'ing\u00e9nierie pour vous acc\u00e9l\u00e9rer tout au long du processus d'outillage avec des r\u00e9sultats pr\u00e9cis.     <\/p>\n\n\n\n<p>Lors de la conception de votre PCB, gardez \u00e0 l'esprit les bonnes pratiques suivantes pour obtenir le meilleur empilement et, en fin de compte, le PCB le plus fiable&nbsp;:<\/p>\n\n\n\n<ul style=\"margin-top:var(--wp--preset--spacing--20-20);margin-bottom:var(--wp--preset--spacing--20-20)\" class=\"wp-block-list\">\n<li>Concevoir des circuits imprim\u00e9s multicouches avec un nombre pair de couches pour l'\u00e9quilibre<\/li>\n\n\n\n<li>Les couches d'alimentation et de masse doivent \u00eatre \u00e9quilibr\u00e9es par rapport au centre de la carte<\/li>\n\n\n\n<li>\u00c9vitez une r\u00e9partition in\u00e9gale du cuivre sur les couches internes car cela affectera la plan\u00e9it\u00e9 de la carte.<\/li>\n\n\n\n<li>Cr\u00e9ez des ouvertures d'\u00e9paisseur di\u00e9lectrique coh\u00e9rentes \u00e0 partir de la ligne centrale du PCB<\/li>\n\n\n\n<li>Les couches de cuivre doivent \u00eatre \u00e9quilibr\u00e9es \u00e0 partir de la ligne centrale de la carte<\/li>\n<\/ul>\n\n\n\n<p>Inscription : Toutes les installations Summit utilisent les outils d'analyse d'inscription Xact\u00ae pour fournir la meilleure inscription de sa cat\u00e9gorie pour les exigences d'inscription exigeantes d'aujourd'hui.<\/p>\n\n\n\n<h2 class=\"wp-block-heading\" id=\"h-via-fill\">Via Remplissage<\/h2>\n\n\n\n<p class=\"has-manrope-font-family has-24-24-font-size\" style=\"font-style:normal;font-weight:600\">Cr\u00e9ez de l'espace pour les pads et am\u00e9liorez la fiabilit\u00e9  <\/p>\n\n\n\n<div class=\"wp-block-columns is-layout-flex wp-container-core-columns-is-layout-9d6595d7 wp-block-columns-is-layout-flex\">\n<div class=\"wp-block-column is-layout-flow wp-block-column-is-layout-flow\">\n<p>Les vias dans les pads avec de l'\u00e9poxy non conducteur am\u00e9liorent les performances du signal pour les applications num\u00e9riques et micro-ondes RF \u00e0 grande vitesse. Summit a \u00e9galement de l'exp\u00e9rience avec les vias remplis d'\u00e9poxy conducteur et plaqu\u00e9s solidement avec du cuivre. Summit peut vous aider avec une m\u00e9thode rentable pour r\u00e9pondre \u00e0 vos besoins de gestion thermique \u00e0 grande vitesse. En utilisant le dernier \u00e9quipement de remplissage de via, Summit peut r\u00e9aliser un remplissage \u00e9poxy pour des vias de 8 mil et est capable de remplir des rapports d'aspect de 15:1 avec un diam\u00e8tre de per\u00e7age de 0,010\" ou plus. Pour remplir les microvias, les vias en cuivre plaqu\u00e9 ferm\u00e9 sont notre approche pr\u00e9f\u00e9r\u00e9e. Voici quelques \u00e9l\u00e9ments \u00e0 garder \u00e0 l'esprit lors de l'int\u00e9gration de vias remplis dans votre conception :     <\/p>\n\n\n\n<ul class=\"wp-block-list\">\n<li>Pr\u00e9cisez un remplissage \u00e0 base d'\u00e9poxy plut\u00f4t qu'\u00e0 base de m\u00e9tal<\/li>\n\n\n\n<li>Sp\u00e9cifier le remplissage en cuivre sur les microvias de la couche externe<\/li>\n\n\n\n<li>Conception avec une feuille de d\u00e9part faible pour r\u00e9duire l'accumulation de cuivre tout au long des processus de placage s\u00e9quentiel<\/li>\n<\/ul>\n<\/div>\n\n\n\n<div class=\"wp-block-column is-layout-flow wp-block-column-is-layout-flow\">\n<p class=\"has-blue-color has-text-color has-link-color wp-elements-ed4228b9dd7773ab521f952376ca63c9\">Avantages de Via Fill<\/p>\n\n\n\n<ul class=\"wp-block-list\">\n<li>Fiabilit\u00e9 am\u00e9lior\u00e9e en r\u00e9duisant le risque d'air ou de liquide emprisonn\u00e9<\/li>\n\n\n\n<li>Des pas BGA plus serr\u00e9s et des interconnexions \u00e0 densit\u00e9 plus \u00e9lev\u00e9e en permettant des conceptions via-in-pad plut\u00f4t que des conceptions en os de chien. Summit Interconnect peut prendre en charge les exigences BGA de 0,25 mm. <\/li>\n\n\n\n<li>Constructions fiables remplies et empil\u00e9es.<\/li>\n\n\n\n<li>Surfaces planes en cuivre au-dessus des vias remplis pour des montages de surface plus fiables et des rendements d'assemblage accrus.<\/li>\n\n\n\n<li>Dissipation thermique am\u00e9lior\u00e9e.<\/li>\n<\/ul>\n<\/div>\n<\/div>\n\n\n                <\/div>\n            <\/div>\n        <\/div>\n    <\/div>\n<\/section>\n","protected":false},"excerpt":{"rendered":"","protected":false},"author":9,"featured_media":0,"parent":0,"menu_order":0,"comment_status":"closed","ping_status":"closed","template":"","meta":{"_acf_changed":false,"content-type":"","footnotes":""},"class_list":["post-13705","page","type-page","status-publish","hentry"],"acf":[],"yoast_head":"<!-- This site is optimized with the Yoast SEO plugin v27.2 - https:\/\/yoast.com\/product\/yoast-seo-wordpress\/ -->\n<title>Summit Interconnect CA - Fabrication de PCB de technologie avanc\u00e9e<\/title>\n<meta name=\"description\" content=\"Les capacit\u00e9s avanc\u00e9es de Summit comprennent les vias laser empil\u00e9s, la stratification s\u00e9quentielle, le r\u00e9troper\u00e7age, les mat\u00e9riaux PTFE et les formats de panneaux surdimensionn\u00e9s.\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/summitinterconnect.ca\/fr\/technology\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"Summit Interconnect CA - Fabrication de PCB de technologie avanc\u00e9e\" \/>\n<meta property=\"og:description\" content=\"Les capacit\u00e9s avanc\u00e9es de Summit comprennent les vias laser empil\u00e9s, la stratification s\u00e9quentielle, le r\u00e9troper\u00e7age, les mat\u00e9riaux PTFE et les formats de panneaux surdimensionn\u00e9s.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/summitinterconnect.ca\/fr\/technology\/\" \/>\n<meta property=\"og:site_name\" content=\"Summit Interconnect CA\" \/>\n<meta property=\"article:modified_time\" content=\"2026-01-05T14:12:25+00:00\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<meta name=\"twitter:label1\" content=\"Est. reading time\" \/>\n\t<meta name=\"twitter:data1\" content=\"11 minutes\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"WebPage\",\"@id\":\"https:\/\/summitinterconnect.ca\/fr\/technology\/\",\"url\":\"https:\/\/summitinterconnect.ca\/fr\/technology\/\",\"name\":\"Summit Interconnect CA - Fabrication de PCB de technologie avanc\u00e9e\",\"isPartOf\":{\"@id\":\"https:\/\/summitinterconnect.ca\/fr\/#website\"},\"datePublished\":\"2025-11-14T05:17:27+00:00\",\"dateModified\":\"2026-01-05T14:12:25+00:00\",\"description\":\"Les capacit\u00e9s avanc\u00e9es de Summit comprennent les vias laser empil\u00e9s, la stratification s\u00e9quentielle, le r\u00e9troper\u00e7age, les mat\u00e9riaux PTFE et les formats de panneaux surdimensionn\u00e9s.\",\"breadcrumb\":{\"@id\":\"https:\/\/summitinterconnect.ca\/fr\/technology\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/summitinterconnect.ca\/fr\/technology\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/summitinterconnect.ca\/fr\/technology\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/summitinterconnect.ca\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"Informations sur la technologie\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/summitinterconnect.ca\/fr\/#website\",\"url\":\"https:\/\/summitinterconnect.ca\/fr\/\",\"name\":\"Summit Interconnect CA\",\"description\":\"\",\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/summitinterconnect.ca\/fr\/?s={search_term_string}\"},\"query-input\":{\"@type\":\"PropertyValueSpecification\",\"valueRequired\":true,\"valueName\":\"search_term_string\"}}],\"inLanguage\":\"fr-FR\"}]}<\/script>\n<!-- \/ Yoast SEO plugin. -->","yoast_head_json":{"title":"Summit Interconnect CA - Fabrication de PCB de technologie avanc\u00e9e","description":"Les capacit\u00e9s avanc\u00e9es de Summit comprennent les vias laser empil\u00e9s, la stratification s\u00e9quentielle, le r\u00e9troper\u00e7age, les mat\u00e9riaux PTFE et les formats de panneaux surdimensionn\u00e9s.","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/summitinterconnect.ca\/fr\/technology\/","og_locale":"fr_FR","og_type":"article","og_title":"Summit Interconnect CA - Fabrication de PCB de technologie avanc\u00e9e","og_description":"Les capacit\u00e9s avanc\u00e9es de Summit comprennent les vias laser empil\u00e9s, la stratification s\u00e9quentielle, le r\u00e9troper\u00e7age, les mat\u00e9riaux PTFE et les formats de panneaux surdimensionn\u00e9s.","og_url":"https:\/\/summitinterconnect.ca\/fr\/technology\/","og_site_name":"Summit Interconnect CA","article_modified_time":"2026-01-05T14:12:25+00:00","twitter_card":"summary_large_image","twitter_misc":{"Est. reading time":"11 minutes"},"schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"WebPage","@id":"https:\/\/summitinterconnect.ca\/fr\/technology\/","url":"https:\/\/summitinterconnect.ca\/fr\/technology\/","name":"Summit Interconnect CA - Fabrication de PCB de technologie avanc\u00e9e","isPartOf":{"@id":"https:\/\/summitinterconnect.ca\/fr\/#website"},"datePublished":"2025-11-14T05:17:27+00:00","dateModified":"2026-01-05T14:12:25+00:00","description":"Les capacit\u00e9s avanc\u00e9es de Summit comprennent les vias laser empil\u00e9s, la stratification s\u00e9quentielle, le r\u00e9troper\u00e7age, les mat\u00e9riaux PTFE et les formats de panneaux surdimensionn\u00e9s.","breadcrumb":{"@id":"https:\/\/summitinterconnect.ca\/fr\/technology\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/summitinterconnect.ca\/fr\/technology\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/summitinterconnect.ca\/fr\/technology\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/summitinterconnect.ca\/fr\/"},{"@type":"ListItem","position":2,"name":"Informations sur la technologie"}]},{"@type":"WebSite","@id":"https:\/\/summitinterconnect.ca\/fr\/#website","url":"https:\/\/summitinterconnect.ca\/fr\/","name":"Summit Interconnect CA","description":"","potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/summitinterconnect.ca\/fr\/?s={search_term_string}"},"query-input":{"@type":"PropertyValueSpecification","valueRequired":true,"valueName":"search_term_string"}}],"inLanguage":"fr-FR"}]}},"_links":{"self":[{"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/pages\/13705","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/pages"}],"about":[{"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/types\/page"}],"author":[{"embeddable":true,"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/users\/9"}],"replies":[{"embeddable":true,"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/comments?post=13705"}],"version-history":[{"count":4,"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/pages\/13705\/revisions"}],"predecessor-version":[{"id":14353,"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/pages\/13705\/revisions\/14353"}],"wp:attachment":[{"href":"https:\/\/summitinterconnect.ca\/fr\/wp-json\/wp\/v2\/media?parent=13705"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}